RT info:eu-repo/semantics/masterThesis T1 Diseño de una arquitectura para un enlace PLC de banda ancha de alta velocidad para entornos vehiculares o aeroespaciales A1 Membibre Fernández, Francisco K1 Power Line Communications (PLC) K1 Analog Front-End (AFE) K1 System-on-Chip (SoC) K1 Field-Programmable Gate Array (FPGA) K1 Filter Bank Multicarrier (FBMC) K1 Telecomunicaciones K1 Telecommunication AB Este trabajo tiene como finalidad realizar comunicaciones PLC de banda ancha y altavelocidad en entornos vehiculares o aeroespaciales. Para ello, se utiliza la técnica de accesoal medio FBMC recomendada por el estándar IEEE 1901-2010 para comunicaciones PLC.Para la etapa de conversión se utilizan dos Analog Front-End que constan de conversoresAD/DA, pero un único bus de datos bidireccional. Es por tanto necesario realizar unaarquitectura que conste de dos drivers, que configuren un AFE como transmisor y otrocomo receptor; una interfaz para interactuar entre todos los módulos del diseño y unmódulo de Sincronismo para determinar el inicio de la comunicación entre el transmisory el receptor del transmultiplexor FBMC. La arquitectura se realizará en una FPGA yserá integrada en un SoC para su gestión avanzada. YR 2019 FD 2019 LK http://hdl.handle.net/10017/37769 UL http://hdl.handle.net/10017/37769 LA spa DS MINDS@UW RD 18-abr-2024