dc.contributor.advisor | Pérez Rubio, María del Carmen | |
dc.contributor.author | Frauca Jiménez, Javier | |
dc.date.accessioned | 2021-10-01T07:09:49Z | |
dc.date.available | 2021-10-01T07:09:49Z | |
dc.date.issued | 2021 | |
dc.identifier.uri | http://hdl.handle.net/10017/49510 | |
dc.description.abstract | Este trabajo de fin de grado consiste en la implementación en hardware reconfigurable (FPGA, Field Programmable Gate Array) de un correlador eficiente de secuencias GPC (General Pairwise Complementary), basado en dos parejas Golay incorreladas. El proyecto ha sido diseñado con la herramienta software Vivado haciendo uso del lenguaje de programación VHDL con estudio previo de la algoritmia en la plataforma Matlab.
Este tipo de codificación presenta unas buenas características de correlación aperiódica con zonas de correlación cero alrededor del pico principal. Además, una de las mayores ventajas de las secuencias GPC es la posibilidad de implementar modelos eficientes reduciendo el número de operaciones requeridas para su detección, frente a un correlador directo convencional. | es_ES |
dc.description.abstract | This project consists in the implementation in reconfigurable hardware (FPGA, Field Programmable Gate Array) of an efficient Correlator for Generalized Pairwise Complementary (GPC) sequences, which are based on uncorrelated Golay pairs. The design has been carried out with Vivado software and programmed in VHDL, having made previous studies with the mathematic tool, Matlab.
This type of codification presents remarkable aperiodic correlation characteristics in comparison with other family codes. Moreover, one of the main advantages of GPC sequences is the possibility of implementing efficient models, reducing the number of required operations in comparison with those required by a direct correlator. | en |
dc.format.mimetype | application/pdf | en |
dc.language.iso | spa | en |
dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 Internacional | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | * |
dc.subject | Correlador eficiente | es_ES |
dc.subject | Secuencias GPC | es_ES |
dc.subject | Parejas Golay | es_ES |
dc.subject | FPGA | en |
dc.subject | Correlación aperiódica | es_ES |
dc.subject | Efficient correlator | en |
dc.subject | GPC sequences | en |
dc.subject | Golay pairs | en |
dc.subject | Aperiodic correlation | en |
dc.title | Implementación en Hardware Configurable de un Correlador Eficiente de Secuencias GPC | es_ES |
dc.type | info:eu-repo/semantics/bachelorThesis | en |
dc.contributor.affiliation | Universidad de Alcalá. Escuela Politécnica Superior | es_ES |
dc.type.version | info:eu-repo/semantics/acceptedVersion | en |
dc.description.degree | Grado en Ingeniería en Electrónica y Automática Industrial | es_ES |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | en |