Show simple item record

dc.contributor.advisorPérez Rubio, María del Carmen 
dc.contributor.authorFrauca Jiménez, Javier
dc.date.accessioned2021-10-01T07:09:49Z
dc.date.available2021-10-01T07:09:49Z
dc.date.issued2021
dc.identifier.urihttp://hdl.handle.net/10017/49510
dc.description.abstractEste trabajo de fin de grado consiste en la implementación en hardware reconfigurable (FPGA, Field Programmable Gate Array) de un correlador eficiente de secuencias GPC (General Pairwise Complementary), basado en dos parejas Golay incorreladas. El proyecto ha sido diseñado con la herramienta software Vivado haciendo uso del lenguaje de programación VHDL con estudio previo de la algoritmia en la plataforma Matlab. Este tipo de codificación presenta unas buenas características de correlación aperiódica con zonas de correlación cero alrededor del pico principal. Además, una de las mayores ventajas de las secuencias GPC es la posibilidad de implementar modelos eficientes reduciendo el número de operaciones requeridas para su detección, frente a un correlador directo convencional.es_ES
dc.description.abstractThis project consists in the implementation in reconfigurable hardware (FPGA, Field Programmable Gate Array) of an efficient Correlator for Generalized Pairwise Complementary (GPC) sequences, which are based on uncorrelated Golay pairs. The design has been carried out with Vivado software and programmed in VHDL, having made previous studies with the mathematic tool, Matlab. This type of codification presents remarkable aperiodic correlation characteristics in comparison with other family codes. Moreover, one of the main advantages of GPC sequences is the possibility of implementing efficient models, reducing the number of required operations in comparison with those required by a direct correlator.en
dc.format.mimetypeapplication/pdfen
dc.language.isospaen
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 Internacional*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.subjectCorrelador eficientees_ES
dc.subjectSecuencias GPCes_ES
dc.subjectParejas Golayes_ES
dc.subjectFPGAen
dc.subjectCorrelación aperiódicaes_ES
dc.subjectEfficient correlatoren
dc.subjectGPC sequencesen
dc.subjectGolay pairsen
dc.subjectAperiodic correlationen
dc.titleImplementación en Hardware Configurable de un Correlador Eficiente de Secuencias GPCes_ES
dc.typeinfo:eu-repo/semantics/bachelorThesisen
dc.contributor.affiliationUniversidad de Alcalá. Escuela Politécnica Superiores_ES
dc.type.versioninfo:eu-repo/semantics/acceptedVersionen
dc.description.degreeGrado en Ingeniería en Electrónica y Automática Industriales_ES
dc.rights.accessRightsinfo:eu-repo/semantics/openAccessen


Files in this item

Thumbnail

This item appears in the following Collection(s)

Attribution-NonCommercial-NoDerivatives 4.0 Internacional
Este ítem está sujeto a una licencia Creative Commons.