Show simple item record

dc.contributor.advisorHernández Alonso, Álvaro 
dc.contributor.authorMembibre Fernández, Francisco 
dc.date.accessioned2019-05-28T16:42:42Z
dc.date.available2019-05-28T16:42:42Z
dc.date.issued2019
dc.identifier.urihttp://hdl.handle.net/10017/37769
dc.description.abstractEste trabajo tiene como finalidad realizar comunicaciones PLC de banda ancha y alta velocidad en entornos vehiculares o aeroespaciales. Para ello, se utiliza la técnica de acceso al medio FBMC recomendada por el estándar IEEE 1901-2010 para comunicaciones PLC. Para la etapa de conversión se utilizan dos Analog Front-End que constan de conversores AD/DA, pero un único bus de datos bidireccional. Es por tanto necesario realizar una arquitectura que conste de dos drivers, que configuren un AFE como transmisor y otro como receptor; una interfaz para interactuar entre todos los módulos del diseño y un módulo de Sincronismo para determinar el inicio de la comunicación entre el transmisor y el receptor del transmultiplexor FBMC. La arquitectura se realizará en una FPGA y será integrada en un SoC para su gestión avanzada.es_ES
dc.description.abstractThe purpose of this work is to carry out high-speed broadband PLC communications in vehicular or aerospace environments. For this purpose, FBMC is used as medium access technique, as recommended by the IEEE 1901 standard for PLC communications. For the conversion stage, two Analog Front-End are used, consisting of AD/DA converters, but a single bidirectional data bus. It is therefore necessary to make an architecture consisting of two drivers, configuring one AFE as a transmitter and another as a receiver, an interface to interact between all modules of the design and a Synchronism module to determine the start of communication between the transmitter and receiver of the transmultiplexor FBMC. The architecture will be implemented in an FPGA and integrated in a SoC for its advanced management.en
dc.format.mimetypeapplication/pdfen
dc.language.isospaen
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 Internacional*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/en
dc.subjectPower Line Communications (PLC)en
dc.subjectAnalog Front-End (AFE)en
dc.subjectSystem-on-Chip (SoC)en
dc.subjectField-Programmable Gate Array (FPGA)en
dc.subjectFilter Bank Multicarrier (FBMC)en
dc.titleDiseño de una arquitectura para un enlace PLC de banda ancha de alta velocidad para entornos vehiculares o aeroespacialeses_ES
dc.typeinfo:eu-repo/semantics/masterThesisen
dc.subject.ecienciaTelecomunicacioneses_ES
dc.subject.ecienciaTelecommunicationen
dc.contributor.affiliationUniversidad de Alcalá. Escuela Politécnica Superiores_ES
dc.type.versioninfo:eu-repo/semantics/acceptedVersionen
dc.description.degreeMáster Universitario en Ingeniería de Telecomunicación (M125)es_ES
dc.rights.accessRightsinfo:eu-repo/semantics/openAccessen


Files in this item

Thumbnail

This item appears in the following Collection(s)

Attribution-NonCommercial-NoDerivatives 4.0 Internacional
Este ítem está sujeto a una licencia Creative Commons.